## TDT4160

Øving 3

September 28, 2023

Frist: Kl $23{:}59,$ Oktober 12,2023

## Contents

| 1            | Intr | oduksjon                             | 3  |
|--------------|------|--------------------------------------|----|
|              | 1.1  | Om Øvingen                           | 3  |
| <b>2</b>     | Opp  | ogave                                | 4  |
|              | 2.1  | Oppgavebeskrivelse                   | 4  |
|              | 2.2  | Levering                             | 4  |
|              | 2.3  | Eksempel                             | 4  |
|              |      | 2.3.1 Eksempel 1                     | 4  |
|              |      | 2.3.2 Eksempel 2                     | 5  |
|              |      | 2.3.3 Eksempel 3                     | 5  |
|              |      | 2.3.4 Eksempel 4                     | 6  |
|              | 2.4  | Testing                              | 6  |
|              | 2.5  | Bonus: Optimalisering                | 7  |
| 3            | Hin  | t & Tips                             | 8  |
| •            | 3.1  | Relevante Instruksjoner for Assembly | 8  |
|              | 3.2  | Løkker                               | 8  |
|              | 3.3  | Kvotient, rest, og delelighet        | 9  |
|              | 3.4  | Foreslått fremgangsmåte              | 10 |
|              | 3.5  | Fast-forwarding                      | 11 |
| 4            | Hje  | ln                                   | 12 |
| •            | 4.1  | Hvis du trenger hjelp                | 12 |
|              | 4.2  | Spørsmål og Svar                     | 12 |
|              | 4.3  | Problemer med å kjøre Ripes          | 13 |
| 5            | Ver  | sjoner                               | 14 |
| $\mathbf{A}$ | Ved  | legg                                 | 15 |

## 1 Introduksjon

## 1.1 Om Øvingen

Hvis du ønsker å gå rett til oppgaven i øving 3, gå til subsection 2.1.

I denne øvingen skal vi fortsette med koding i assembly, men med litt mer avansert kontrollflyt i programmet ditt. Som i øving 2 inneholder dette dokumentet en introduksjonen i section 1 (det er denne seksjonen), selve oppgaven i section 2, noen hint i section 3, og en liten hjelpeseksjon i section 4. Merk at denne øvingen kommer til å bygge på følgende antakelser:

- Du vet hva assembly er.
- Du vet hva RISC-V er.
- Du har gjort Øving 2.
- Du har fått Ripes til å kjøre.

Siden vi tar disse antakelsene kommer det til å være mye mindre informasjon i denne øvingen, og den kommer som konsekvens til å være mye kortere. Hvis du trenger en oppsummering av assembly, RISC-V, eller Ripes, se Øving 2.

## 2 Oppgave

## 2.1 Oppgavebeskrivelse

- Input-registre: a0
- Output-registre: a0, a1
- **Oppgave**: Registeret **a0** inneholder et positivt heltall heretter kalt A som er større enn 1. Programmet ditt skal gjøre to ting:
  - 1. Finn den største divisoren/faktoren som er mindre enn A, og putt denne i a0.
  - 2. Sjekk om tallet A er et kvadrattall. Putt 1 i **a1** hvis A er et kvadrattall, eller 0 i **a1** hvis det ikke er det.

## 2.2 Levering

## Frist: 12. oktober kl 23:59

Når du er ferdig:

- 1. Naviger til "File"  $\rightarrow$  "Save File As...". Du skal nå få opp et nytt vindu.
- 2. Kall filen din for: 3.
- 3. Huk av for source code.
- 4. "Output" skal nå være satt til: 3.s.
- 5. Klikk OK, og lagre filen et lurt sted.
- 6. Last opp filen **3.s** til innleveringsmappen for øving 3 på **Blackboard**.

## 2.3 Eksempel

### 2.3.1 Eksempel 1

$$\begin{array}{c|c} \text{Register} & \text{Verdi} \\ \hline a0 & 9 \\ \end{array}$$

Table 1: Eksempel 1 - Start.

- Gjør klar register a0 (Table 1).
- Den største divisoren av 9 som ikke er 9 er 3 fordi 9 = 3 \* 3.
- Putter 3 i a0.
- Tallet 9 er et kvadrattall fordi 9 = 3 \* 3.
- Putter 1 i a1.

| Register | Verdi |
|----------|-------|
| a0       | 3     |
| a1       | 1     |

Table 2: Eksempel 1 - Slutt.

## 2.3.2 Eksempel 2

Table 3: Eksempel 2 - Start.

- Gjør klar register a0 (Table 3).
- Den største divisoren av 39 som ikke er 39 er 13 fordi 39 = 13 \* 3.
- Putter 13 i a0.
- Tallet 39 er ikke et kvadrattall.
- Putter 0 i a1.

| Register | Verdi |
|----------|-------|
| a0       | 13    |
| a1       | 0     |

Table 4: Eksempel 2 - Slutt.

## 2.3.3 Eksempel 3

$$\begin{array}{c|c} \text{Register} & \text{Verdi} \\ \hline a0 & 2401 \end{array}$$

Table 5: Eksempel 3 - Start.

- Gjør klar register a0 (Table 5).
- $\bullet\,$  Den største divisoren av 2401 som ikke er 2401 er 343 fordi2401=343\*7.
- Putter 343 i a0.
- $\bullet$  Tallet 2401 er et kvadrattall fordi2401 = 49\*49 .
- Putter 1 i a1.

| Register | Verdi |
|----------|-------|
| a0       | 343   |
| a1       | 1     |

Table 6: Eksempel 3 - Slutt.

## 2.3.4 Eksempel 4

Table 7: Eksempel 4 - Start.

- Gjør klar register a0 (Table 7).
- Den største divisoren av 2 som ikke er 2 er 1 fordi 2 = 1 \* 2.
- Putter 1 i a0.
- Tallet 2 er ikke et kvadrattall.
- Putter 0 i a1.

| Register | Verdi |
|----------|-------|
| a0       | 1     |
| a1       | 0     |

Table 8: Eksempel 4 - Slutt.

## 2.4 Testing

Viktig: Lagre koden din jevnlig før du tester koden din. Noen ganger – særlig hvis du "fast-forwarder" simuleringen mens den allerede kjører – kan Ripes kræsje, og du mister da det du gjort i editoren. Hvis dette skjer, last en lagret kopi av koden din gjennom "Load Program" og prøv igjen. Se section 4 hvis du trenger hjelp til dette.

Det er to måter du kan teste koden din på: ved å manuelt sette registre til visse verdier i koden din i Ripes sin editor, eller gjennom Ripes sitt terminal-grensesnitt ("Command Line Interface" = CLI) på Linux.

I denne øvingen trenger du bare å sette registeret a0 til et heltall (større enn 1), men du må i stedet passe på at  $b\mathring{a}de$  a0 og a1 inneholder riktig data til slutt. For detaljer om hvordan du gjør dette, se øving 2.



Figure 1: En løsning for A=2401 bruker 24021 sykler før den er ferdig.



Figure 2: En raskere løsning for A=2401 bruker bare 517 sykler før den er ferdig.

## 2.5 Bonus: Optimalisering

Det er forskjellige måter du kan komme frem til riktig svar på. For å få godkjent denne øvingen trenger du bare lage et program som gjør det oppgaven sier: finne det største tallet som deler A, og sjekke om A er et kvadrattall. Det finnes likevel både raske og trege måter du kan gjøre dette på. For eksempel kan ytelsen for to forskjellige varianter av programmet sees i Figure 1 og Figure 1. Her prøver begge variantene å løse eksempel 3 med A=2401. Begge variantene gjør nøyaktig det samme og har samme output, men den ene er mer optimalisert. Hvis du har tid til overs og synes assemblyprogrammering virker gøy kan du se om du kan optimalisere programmet ditt for store verdier av A. Sjekk for eksempel hvor raskt programmet ditt greier eksempelet med A=2401.

- Spørsmål: Får jeg bonuspoeng for å levere et raskt program på Blackboard?
  - Svar: Nei:) Det viktigste er at programmet fungerer for alle verdier av A større enn 1.

#### Hint & Tips 3

#### Relevante Instruksjoner for Assembly 3.1

I denne øvingen er det særlig to konsepter som er relevante: løkker (eng. "loops"), og **divisjon**<sup>1</sup>:

- Løkker: For løkker trenger vi å bruke "labels", "branches", og eller "jumps". Disse kan du lese mer om i øving 2.
- **Divisjon:** Det er *to* instruksjoner som er relevante her:
  - div: Den ene er naturligvis div rd, rs1, rs2. Denne deler rs1 på rs2, og putter resultatet i rd. Merk at divisjon på assembly-nivå alltid er *heltalldivisjon* som betyr at vi alltid får *kvotienten* som svar (og altså aldri et desimaltall). Eksempel: 10/3 = 3 og 999/1000 = 0.
  - ???: Det er en annen instruksjon som også er relevant her, men denne må du finne selv. Denne likner veldig på div, men i stedet for å få kvotienten gir den deg resten etter en divisjon. Sjekk om du finner et instruksjonsnavn i Appendix A som du mistenker kan gjøre noe slik.

#### Løkker 3.2

```
a7 = 0
for i in range(10):
  a7 = a7 + 1
```

Listing 1: En "for"-loop i Python.

```
t0 = 0
a7 = 0
while t0 < 10:
 a7 = a7 + 1
 t0 = t0 + 1
```

Listing 2: En "while"-loop i Python.

Løkker brukes i programmering når vi vil gjenta noe logikk flere ganger. De fleste programmeringsspråk har to "forskjellige typer" løkker: "for"-løkker, og "while"-løkker. "For"-løkker repeterer typisk noe logikk N ganger, mens "while"-løkker repeterer noe logikk så lenge et utrykk er "sant". Merk likevel at alle "for"-løkker likevel egentlig bare er en versjon av en "while"-løkke<sup>2</sup>. For eksempel kan "for"-løkken i Listing 1 konverteres til "while"-løkken i Listing 2.

 $<sup>^{1}</sup>$ Vi kan benyttes oss av divisjon siden vi bruker M-utvidelsen med støtte for multiplisering og deling.  $^2 \mathrm{Alle}$  "for"-løkker kan konverteres til en "while"-løkke, men ikke motsatt.

Vi har ikke noen "for"- eller "while"-nøkkelord i assembly, men vi kan lage dem fra bunnen av. Her kommer en oppskrift på hvordan vi kan lage en "for"-løkke:

- 1. Aller først må vi ha en *teller* som vi øker eller reduserer hver gang vi utfører logikken i en løkke. Vi velger selv hva denne starter på, og senere bestemmer vi om den bør økes eller minkes og med hvor mye.
- 2. Vi må så ha selve starten på løkken. Dette bør være et sted i programminnet hvor programmet kan gå til for å repetere logikken under.
- 3. Deretter bør vi ha en sjekk som forteller oss om vi er "ferdige" med løkken eller ikke. For eksempel vil vi bare utføre løkken i Listing 1/Listing 2 10 ganger. Når t0 er 10 (eller større) vet vi at vi er ferdig, og vi må da komme oss ut av løkken.
- 4. Etter at vi har sjekket at vi *skal* utføre løkken kan vi gå til den faktiske logikken som skal kjøres.
- 5. Når vi er ferdig med å utføre logikken må vi oppdatere telleren. Avhengig av hva slags løkke vi har vil vi enten øke eller redusere den. Ofte økes/reduseres denne med 1, men det er også mulig å øke/redusere denne med mer.
- 6. Vi vil deretter starte en ny iterasjon av løkken. Det første vi bør gjøre i neste iterasjon er å sjekke om vi er "ferdig" med løkken eller om vi skal fortsette.

## 3.3 Kvotient, rest, og delelighet

Som nevnt utfører bare operasjonen div rd, rs1, rs2 bare heltallsdivisjon. Det betyr at vi får følgende resultat:

- Dele 12 på 3: 12/3 = 4. Putter 4 i rd.
- Dele 13 på 3: 13/3 = 4. Putter 4 i rd.

I eksempelet over får vi samme resultat om vi deler 12 på 3 og 13 på 3. Med andre ord sier div oss ingenting om rs1 kan deles på rs2, men i stedet om hva resultatet av en heltallsdivisjon mellom dem er. Dette er også grunnen til at det er to relevante instruksjoner her og ikke bare en.

Hvordan kan du bruke resultatet fra den andre instruksjonen til å se om rs2 deler rs1?

## 3.4 Foreslått fremgangsmåte

```
# Test Start
# Endre denne for å teste andre verdier for A
li a0, 9
# Test End

# Program Start
# GJØR KLAR VERDIER HER
# ...

# a0 = Largest Divisor
# a1 = IsSquare
# a2 = Input Number
# ...
# SKRIV ALGORITMEN DIN HER
# ...
# Program End
```

Listing 3: Du kan dele opp programmet ditt slik hvis du ønsker det.

- 1. Skriv ned kommentarer hvor du holder rede på hvilke "variabler" du kommer til å bruke, og hvilke registre disse variablene "representer". Du kan så klart bruke registre om igjen men pass på å ikke overskriv et register som inneholder noe data du vil bruke senere. For eksempel kan du la a0 inneholde det største tallet som deler A til enhver tid. Det være lurt å la A få et eget register for seg selv. Du kan følge malen i Listing 3 hvis du ønsker det.
- 2. Lag algoritmen hvor du finner det største tallet som deler A. Vent med kvadrattall-sjekkingen til senere for enkelhetens skyld.
  - Hvordan finner du ut om et tall deler A?
  - Hvordan finner du det største tallet som deler A?
- 3. Når du har en algoritme du tror fungerer, test med å putte forskjellige tall i a0 og se at du får riktig resultat.
- 4. Endre deretter på algoritmen sånn at den også sjekker om tallet er et kvadrattall.
  - Når er et tall et kvadrattall?

- Merk: Kvadratroten av et kvadrattall vil alltid dele tallet (hvis det har en heltall-rot), men det er ikke nødvendigvis det *største* tallet som deler det<sup>3</sup>.
- $\bullet$  Tips: Det er ofte enklere å sjekke om noe er et kvadrattall enn om det ikke er det.
- 5. Test programmet ditt med forskjellige tall og se at du får riktig svar.

## 3.5 Fast-forwarding



Figure 3: Trykk på de to pilene for å skippe til slutten av programmet.

Viktig: Lagre filen din før du fast-forwarder gjennom simuleringen. Ripes kan kræsje når du gjør dette, og da mister du alt du har skrevet i editoren

Du kan velge at Ripes skal "fast-forwarde" gjennom simuleringen uten å oppdatere brukergrensesnittet hvis du vil se resultatene fra simuleringen med en gang. For å gjøre dette, trykk på de to pilene som vises i Figure 3. Dette er spesielt nyttig hvis du har lange simuleringer – for eksempel av at du teller opp til et stort tall. Merk at dette kan veldig enkelt kræsje eller fryse - særlig ved lange simuleringer. Hvis det ikke skjer noe i grensesnittet etter du har trykket på pilene er det en stor sannsynlighet for at programmet ditt er "stuck" i en evig løkke som den aldri avbryter.

 $<sup>^3\</sup>mathrm{Det}$  er det største hvis tallet et produkt av to primtall, men ikke nødvendigvis ellers.

## 4 Hjelp

## 4.1 Hvis du trenger hjelp

Hvis du sitter fast eller trenger hjelp med koding eller simulatoren anbefales det å møte opp i en av øvingstimene og få hjelp av en studass. Timeplanen for øvingstimene kan finnes her. Du kan naturligvis også diskutere med andre medstudenter, men plagiat av andre kommer til å behandles som juks.

## 4.2 Spørsmål og Svar



Figure 4: En bug(?) i Ripes hvor simuleringsbaren ikke oppdateres etter at en simulering er ferdig. Merk at flere av knappene er "grået" ut.

- **Spørsmål:** Ripes "henger seg opp" etter en simulering og jeg får ikke trykket på "pause" eller "resett" tilsvarende Figure 4.
  - Svar: Ja, dette er sannsynligvis en bug. Hvis du trykker på "tilbake" en gang bør du få muligheten til å resette simuleringen. Da vil simuleringen skje på nytt, men kjøre automatisk. Mens simuleringen kjører kan du prøve å trykke på "pause". Hvis simuleringen ikke stopper nå, prøv å trykk en gang til. Etter dette bør simuleringen pauses, og du kan resette den igjen uten at den kjøres automatisk.
- **Spørsmål:** Editoren klager på "unknown opcode mul" eller "unknown opcode div".
  - Svar: Du prøver sannsynligvis å kjøre en multiplikasjon eller divisjon på "RV32I" uten utvidelsen "M". Trykk på prosessorvelgeren øverst i venstre hjørne, og huk av for "M" i "ISA Exts."
- **Spørsmål:** Editoren klager på at jeg har et "unknown symbol X" når jeg prøver å hoppe til labelen X i en branch, selv om labelen eksisterer.
  - Svar: Dette skjer sannsynligvis fordi du ikke har noen instruksjoner etter label X. Derfor går det heller ikke an å "hoppe" til den adressen i programminnet siden programmet "stopper" etter den siste instruksjonen. Prøv å legge til en instruksjon etter label X.
- Spørsmål: Hvorfor oppdateres ikke registrene mine når koden min kjører?

- Svar: De gjør sannsynligvis det, men ikke før i "Write-Back"-steget (WB). Husk at Write-Back er det siste steget i en "5 stage RISC-V"-prosessor, og ligger to sykler back Execute (EX). Prosessoren er likevel smart og greier å bruke verdien av et register før det har blitt skrevet til WB hvis den trenger det<sup>4</sup>. Hvis du synes dette gjør det vanskelig å debugge eller følge med på hva som skjer kan du putte fem nop-instruksjoner ("No operation") mellom hver av de andre instruksjonene.
- Spørsmål: Jeg får ikke lov til å lagre filen min.
  - Svar: Ripes prøver sannsynligvis å lagre filen til et sted på disken som er "read-only". Trykk på "Save File As..." og deretter de tre dottene for å få opp en oversikt over filsystemet ditt. Velg deretter for eksempel "Downloads"/"Nedlastinger", "Desktop"/"Skrivebord", eller "M:/" hvis du er på en NTNU-datamaskin. Deretter bør du kunne lagre filen som vanlig.
- Spørsmål: Jeg vil laste enn assemblyfil.
  - Svar: Dette kan du gjøre ved "File → Load program", velge "Source file", og deretter finne assemblyfilen du vil laste inn.
- Spørsmål: Jeg har et annet spørsmål eller trenger hjelp med assembly.
  - Svar: Møt opp i en øvingstime og få hjelp av en studass. Øvingstimene i TDT4160 kan finnes her.

## 4.3 Problemer med å kjøre Ripes

Hvis du fortsatt har problemer med Ripes er det enkleste å bruke Web-versjonen på enten Ripes sin egne Web-versjon eller NTNU sin eksterne desktop. Ripes sin versjon er veldig rask og enkel å bruke, men fortsatt i det eksperimentelle stadiet. NTNU sin versjon skal være stabil og gjøre at du får tilgang på hjemmeområdet og liknende, men her må du først logge deg inn med Feide.

<sup>&</sup>lt;sup>4</sup>For spesielt interesserte er dette fordi denne prosessoren har noe som kalles "Hazard Detection og en "Forwarding Unit". Hvis du vil kan du teste ut en "5-stage processor w/o forwarding or hazard detection" ved å bytte prosessortype. Se hva som skjer med resultatet av koden din når du bruker denne. Husk i så fall å bytte tilbake!

## 5 Versjoner

 $\bullet\,$  Høst 2023 – Anders Gaustad

## A Vedlegg

I denne seksjonen kan du finne følgende vedlegg:

1. Fullt referansekort med instruksjoner for RISC-V assembly - inkludert utvidelser.

| Rase Integer 1         | Inct | ructions: RV32I, RV | /64T and RV128T           | RV Privileged Instructions                    |
|------------------------|------|---------------------|---------------------------|-----------------------------------------------|
| Category Name          |      | RV32I Base          | +RV{64,128}               | Category Name RV mnemonic                     |
| Loads Load Byte        | I    | LB rd,rs1,imm       | 17( [04,120]              | CSR Access Atomic R/W CSRRW rd,csr,rs1        |
| Load Halfword          |      | LH rd,rs1,imm       |                           | Atomic Read & Set Bit CSRRS rd,csr,rs1        |
| Load Word              |      | LW rd,rs1,imm       | L{D Q} rd,rs1,imm         | Atomic Read & Clear Bit CSRRC rd,csr,rs1      |
| Load Byte Unsigned     |      | LBU rd,rs1,imm      | [H{D Q} 10,151,1mm        | Atomic R/W Imm CSRRWI rd,csr,imm              |
| Load Half Unsigned     | I    | LHU rd,rs1,imm      | L{W D}U rd,rs1,imm        | Atomic Read & Set Bit Imm CSRRSI rd,csr,imm   |
| Stores Store Byte      | S    | SB rs1,rs2,imm      | L{w D}0 Id,ISI,Imm        | Atomic Read & Clear Bit Imm CSRRCI rd,csr,imm |
| Store Halfword         | S    | SH rs1,rs2,imm      |                           | Change Level Env. Call ECALL                  |
| Store Word             | S    | SW rs1,rs2,imm      | <br> S{D Q} rs1,rs2,imm   |                                               |
| -                      |      |                     |                           | <b>-</b> ∥ '                                  |
| Shifts Shift Left      | R    | SLL rd,rs1,rs2      | SLL{W D} rd,rs1,rs2       | Environment Return ERET                       |
| Shift Left Immediate   | I    | SLLI rd,rs1,shamt   |                           | Trap Redirect to Supervisor MRTS              |
| Shift Right            | R    | SRL rd,rs1,rs2      | SRL{W D} rd,rs1,rs2       | Redirect Trap to Hypervisor MRTH              |
| Shift Right Immediate  | I    | SRLI rd,rs1,shamt   | SRLI{W D} rd,rs1,sham     |                                               |
| Shift Right Arithmetic | R    | SRA rd,rs1,rs2      | SRA{W D} rd,rs1,rs2       | Interrupt Wait for Interrupt WFI              |
| Shift Right Arith Imm  | I    | SRAI rd,rs1,shamt   | SRAI{W D} rd,rs1,sham     | mt MMU Supervisor FENCE SFENCE.VM rs1         |
| Arithmetic ADD         | R    | ADD rd,rs1,rs2      | ADD(W D) rd,rs1,rs2       |                                               |
| ADD Immediate          |      | ADDI rd,rs1,imm     | ADDI{W D} rd,rs1,imm      |                                               |
| SUBtract               | R    | SUB rd,rs1,rs2      | SUB{W D} rd,rs1,rs2       |                                               |
| Load Upper Imm         | U    | LUI rd,imm          | Optional Compre           | essed (16-bit) Instruction Extension: RVC     |
| Add Upper Imm to PC    | U    | AUIPC rd,imm        | Category Name Fm          | t RVC RVI equivalent                          |
| <b>Logical</b> XOR     | R    | XOR rd,rs1,rs2      | <b>Loads</b> Load Word CL | C.LW rd',rs1',imm LW rd',rs1',imm*4           |
| XOR Immediate          | Ι    | XORI rd,rs1,imm     | Load Word SP CI           | C.LWSP rd,imm LW rd,sp,imm*4                  |
| OR                     | R    | OR rd,rs1,rs2       | Load Double CL            | C.LD rd',rs1',imm LD rd',rs1',imm*8           |
| OR Immediate           | I    | ORI rd,rs1,imm      | Load Double SP CI         |                                               |
| AND                    | R    | AND rd,rs1,rs2      | Load Quad CL              | , , , , , , , , , , , , , , , , , , , ,       |
| AND Immediate          | I    | ANDI rd,rs1,imm     | Load Quad SP CI           |                                               |
| Compare Set <          | R    | SLT rd,rs1,rs2      | Stores Store Word CS      |                                               |
| Set < Immediate        | I    | SLTI rd,rs1,imm     | Store Word SP CS          |                                               |
| Set < Unsigned         | R    | SLTU rd,rs1,rs2     | Store Double CS           |                                               |
| Set < Imm Unsigned     | I    | SLTIU rd,rs1,imm    | Store Double SP CS        | , , , , , , , , , , , , , , , , , , , ,       |
| Branches Branch =      | SB   | BEQ rs1,rs2,imm     | Store Quad CS             |                                               |
| Branch #               | SB   | BNE rs1,rs2,imm     | Store Quad SP CS          |                                               |
| Branch <               | SB   | BLT rs1,rs2,imm     | Arithmetic ADD CR         |                                               |
| Branch ≥               | SB   | BGE rs1,rs2,imm     | ADD Word CR               | ·                                             |
|                        | SB   | BLTU rs1,rs2,imm    | ADD Immediate CI          | · · · · ·                                     |
| _                      | SB   | BGEU rs1,rs2,imm    | ADD Word Imm CI           |                                               |
| Jump & Link J&L        | UJ   | JAL rd,imm          | ADD SP Imm * 16 CI        |                                               |
| Jump & Link Register   | UJ   | JALR rd,rs1,imm     |                           | V C.ADDI4SPN rd',imm ADDI rd',sp,imm*4        |
| Synch Synch thread     | I    | FENCE               | Load Immediate CI         |                                               |
| Synch Instr & Data     | Ī    | FENCE.I             | Load Upper Imm CI         | · · · · ·                                     |
| System System CALL     | Ī    | SCALL               | JI ' ' ' I                | C.MV rd,rs1 ADD rd,rs1,x0                     |
| System BREAK           | _    | SBREAK              | SUB CR                    | , , ,                                         |
| Counters ReaD CYCLE    | Ī    | RDCYCLE rd          | Shifts Shift Left Imm CI  |                                               |
| ReaD CYCLE upper Half  | İ    | RDCYCLEH rd         | Branches Branch=0 CE      |                                               |
| ReaD TIME              |      | RDTIME rd           | Branch≠0 CB               |                                               |
| ReaD TIME upper Half   |      | RDTIMEH rd          | Jump Jump CJ              | ·                                             |
| ReaD INSTR RETired     | I    | RDINSTRET rd        | Jump Register CR          |                                               |
| ReaD INSTR upper Half  | Ī    | RDINSTRETH rd       | Jump & Link J&L CJ        | · · · · · · · · · · · · · · · · · · ·         |
| Mean India appel Hall  | -    | ADINOTREIN IU       | Jump & Link Register CR   | ·                                             |
|                        |      |                     |                           |                                               |
|                        |      | Tostruction Formats | System Env. BREAK CI      | C.EBREAK EBREAK                               |

### 32-bit Instruction Formats

|    | 31      | 30 2      | 5 24  | 21     | 20    | 19  | 15  | 14     | 12 | 11 8     | 7       | 6    | 0   | CR  |
|----|---------|-----------|-------|--------|-------|-----|-----|--------|----|----------|---------|------|-----|-----|
| R  | fur     | nct7      |       | rs2    |       | rs1 |     | funct3 | 3  | r        | d       | opco | ode | CI  |
| Ι  |         | imm[1     | [1:0] |        |       | rs1 |     | funct3 | 3  | r        | d       | opco | ode | CSS |
| S  | imm     | [11:5]    |       | rs2    |       | rs1 |     | funct3 | 3  | imm      | [4:0]   | opco | ode | CIW |
| SB | imm[12] | imm[10:5] |       | rs2    |       | rs1 |     | funct3 | 3  | imm[4:1] | imm[11] | opco | ode | CL  |
| U  |         |           | imm   | [31:12 | 2]    |     |     |        |    | r        | d       | opco | ode | CS  |
| UJ | imm[20] | imm[1     | [0:1] | im     | m[11] | in  | m[1 | 9:12]  |    | r        | d       | opco | ode | СВ  |
|    |         |           |       |        |       |     |     |        |    |          |         |      |     | CJ  |

|   | 16       | -bit ( | RVC) | Ins  | stri   | uct     | ion | F    | orn    | ıat | S  |    |   |
|---|----------|--------|------|------|--------|---------|-----|------|--------|-----|----|----|---|
|   | 15 14 13 | 12     | 11 1 | 0 9  | 8      | 7       | 6   | 5    | 4      | 3   | 2  | 1  | 0 |
|   | func     | t4     |      | rs2  |        |         |     |      | 0      | p   |    |    |   |
| , | funct3   | imm    |      | imm  |        |         |     |      | op     |     |    |    |   |
| 2 | funct3   |        | im   | rs2  |        |         |     |      | op     |     |    |    |   |
| V | funct3   |        |      | imm  | mm     |         |     |      |        | rd' | 0  | p  |   |
|   | funct3   | im     |      | rs1' |        | imm rd' |     |      |        |     | op |    |   |
|   | funct3   | im     |      | rs1' |        | im      | m   | rs2′ |        |     | op |    |   |
|   | funct3   | off    | set  |      | rs1′ ( |         |     |      | offset |     |    | op |   |
|   | funct3   |        |      | ju   | mp     | targ    | get |      |        |     |    | op |   |

RISC-V Integer Base (RV32I/64I/128I), privileged, and optional compressed extension (RVC). Registers x1-x31 and the pc are 32 bits wide in RV32I, 64 in RV64I, and 128 in RV128I (x0=0). RV64I/128I add 10 instructions for the wider formats. The RVI base of <50 classic integer RISC instructions is required. Every 16-bit RVC instruction matches an existing 32-bit RVI instruction. See risc.org.

# Free & Open RISC-V Reference Card (riscv.org)

|             |                                        |        |                               | Multiply-Divide          | Instruc          |                |                  |                                             |
|-------------|----------------------------------------|--------|-------------------------------|--------------------------|------------------|----------------|------------------|---------------------------------------------|
| Category    | Name                                   | Fmt    | •                             | ltiply-Divide)           |                  |                | 54,128}          |                                             |
| Multiply    | MULtiply                               |        | MUL                           | rd,rs1,rs2               | MUL{W D          | }              | rd,rs1,rs2       |                                             |
|             | IULtiply upper Half                    | R      | MULH                          | rd,rs1,rs2               |                  |                |                  |                                             |
|             | tiply Half Sign/Uns                    | R      | MULHSU                        | rd,rs1,rs2               |                  |                |                  |                                             |
| Divide      | ply upper Half Uns<br>DIVide           | R<br>R | MULHU                         | rd,rs1,rs2               | DIVINID          | ,              | nd mal mal       |                                             |
| Divide      | DIVide Unsigned                        | R      | DIV                           | rd,rs1,rs2               | DIV{W D          | }              | rd,rs1,rs2       |                                             |
| Remainder   | REMainder                              | R      | DIVU<br>REM                   | rd,rs1,rs2<br>rd,rs1,rs2 | REM{W D          | 1              | rd,rs1,rs2       |                                             |
|             | Mainder Unsigned                       |        | REMU                          | rd,rs1,rs2               | REMU{W D         | •              | rd,rs1,rs2       |                                             |
| KL          |                                        |        |                               | uction Extension         |                  | J }            | 14,151,152       |                                             |
| Category    | Name                                   | Fmt    |                               | (Atomic)                 | III: KVA         | ± <i>D\/∫t</i> | 54,128}          |                                             |
| Load        | Load Reserved                          | R      | LR.W                          | rd,rs1                   | LR.{D Q          | _              | rd,rs1           |                                             |
| Store       | Store Conditional                      | R      | SC.W                          | rd,rs1,rs2               | SC.{D Q          |                | rd,rs1,rs2       |                                             |
| Swap        | SWAP                                   |        | AMOSWAP.W                     | rd,rs1,rs2               |                  |                | rd,rs1,rs2       |                                             |
| Add         | ADD                                    | R      | AMOADD.W                      | rd,rs1,rs2               | AMOADD.          | ` ' '          | rd,rs1,rs2       |                                             |
| Logical     | XOR                                    |        | AMOXOR.W                      | rd,rs1,rs2               | AMOXOR.          |                | rd,rs1,rs2       |                                             |
|             | AND                                    | R      | AMOAND.W                      | rd,rs1,rs2               | AMOAND.          |                | rd,rs1,rs2       |                                             |
|             | OR                                     | R      | AMOOR.W                       | rd,rs1,rs2               | AMOOR. {         |                | rd,rs1,rs2       |                                             |
| Min/Max     | MINimum                                | R      | AMOMIN.W                      | rd,rs1,rs2               | AMOMIN.          |                | rd,rs1,rs2       |                                             |
| 1, 1        | MAXimum                                | R      | AMOMAX.W                      | rd,rs1,rs2               | AMOMAX.          |                | rd,rs1,rs2       |                                             |
| l           | IINimum Unsigned                       | R      | AMOMINU.W                     | rd,rs1,rs2               |                  |                | rd,rs1,rs2       |                                             |
|             | AXimum Unsigned                        | R      | AMOMAXU.W                     | rd,rs1,rs2               |                  |                | rd,rs1,rs2       |                                             |
|             |                                        | oatii  |                               | ıction Extensio          |                  |                |                  |                                             |
| Category    | Name                                   | Fmt    |                               | P/SP,DP,QP Fl Pt)        |                  |                | 54,128}          |                                             |
|             | Move from Integer                      |        | FMV.{H S}.X                   | rd,rs1                   | FMV.{D           | 2).X           | rd,rs1           |                                             |
|             | Move to Integer                        |        | FMV.X.{H S}                   | rd,rs1                   | FMV.X.           |                | rd,rs1           |                                             |
| Convert     | Convert from Int                       | R      | $FCVT.{H S D Q}$              | .W rd,rs1                | FCVT.{H          |                | ··{L T} rd,rs1   |                                             |
| Convert     | from Int Unsigned                      | R      | $FCVT.{H S D Q}$              | .WU rd,rs1               |                  |                | {L T}U rd,rs1    |                                             |
|             | Convert to Int                         | R      | FCVT.W.{H S D                 | )} rd,rs1                | FCVT.{L          | T}.{H          | S D Q rd,rs1     |                                             |
| Conve       | ert to Int Unsigned                    | R      | FCVT.WU.{H S D                | Q} rd,rs1                | FCVT.{L          | T}U.{E         | I S D Q rd,rs1   |                                             |
| Load        | Load                                   | I      | FL{W,D,Q}                     | rd,rs1,imm               |                  |                | RISC-V Callir    | ng Convention                               |
| Store       | Store                                  | S      | FS{W,D,Q}                     | rs1,rs2,imm              | Register         | ABI Nar        |                  | Description                                 |
| Arithmetic  | ADD                                    |        | $FADD.{S D Q}$                | rd,rs1,rs2               | x0               | zero           |                  | Hard-wired zero                             |
|             | SUBtract                               |        | FSUB. {S   D   Q}             | rd,rs1,rs2               | x1               | ra             | Caller           | Return address                              |
|             | MULtiply                               | R      | FMUL. {S   D   Q}             | rd,rs1,rs2               | x2               | sp             | Callee           | Stack pointer                               |
|             | DIVide                                 |        | FDIV. {S D Q}                 | rd,rs1,rs2               | x3               | gp             |                  | Global pointer                              |
| Mul-Add     | SQuare RooT                            |        | FSQRT. {S D Q}                | rd,rs1                   | x4               | tp             | <br>C-II         | Thread pointer                              |
| Mui-Add     | Multiply-ADD                           | R      | FMADD. {S D Q}                | rd,rs1,rs2,rs3           | x5-7             | t0-2           | Caller           | Temporaries                                 |
| Nagativa    | Multiply-SUBtract<br>Multiply-SUBtract |        |                               | rd,rs1,rs2,rs3           | x8               | s0/fp          | Callee<br>Callee | Saved register/frame pointer Saved register |
| _           | • •                                    |        | FNMSUB. $\{S \mid D \mid Q\}$ |                          | x9<br>x10-11     | s1<br>a0-1     | Caller           | Function arguments/return values            |
| Sian Inject | SiGN source                            |        | FSGNJ. $\{S \mid D \mid Q\}$  | rd,rs1,rs2,rs3           | x10-11<br>x12-17 | a0-1<br>a2-7   |                  | Function arguments                          |
|             | gative SiGN source                     |        | FSGNJN. $\{S \mid D \mid Q\}$ |                          | x18-27           | s2-11          |                  | Saved registers                             |
| IVE         | Xor SiGN source                        |        | FSGNJX. $\{S \mid D \mid Q\}$ |                          | x28-31           | t3-t6          |                  | Temporaries                                 |
| Min/Max     | MINimum                                |        | FMIN. $\{S \mid D \mid Q\}$   | rd,rs1,rs2               | f0-7             | ft0-7          |                  | FP temporaries                              |
|             | MAXimum                                |        | FMAX. $\{S D Q\}$             | rd,rs1,rs2               | f8-9             | fs0-1          |                  | FP saved registers                          |
| Compare     | Compare Float =                        |        | FEQ. {S D Q}                  | rd,rs1,rs2               | f10-11           | fa0-1          |                  | FP arguments/return values                  |
| _           | Compare Float <                        |        | FLT. {S   D   Q}              | rd,rs1,rs2               | f12-17           | fa2-7          |                  | FP arguments                                |
|             | Compare Float ≤                        |        | FLE. {S D Q}                  | rd,rs1,rs2               | f18-27           | fs2-11         |                  | FP saved registers                          |
| Categoriza  | tion Classify Type                     | R      | FCLASS. {S D Q}               |                          | f28-31           | ft8-11         |                  | FP temporaries                              |
|             | on Read Status                         | R      | FRCSR                         | rd                       |                  |                |                  | '                                           |
| _           | ad Rounding Mode                       |        | FRRM                          | rd                       |                  |                |                  |                                             |
|             | Read Flags                             |        | FRFLAGS                       | rd                       |                  |                |                  |                                             |
|             | Swap Status Reg                        |        | FSCSR                         | rd,rs1                   |                  |                |                  |                                             |
| Sw          | ap Rounding Mode                       |        | FSRM                          | rd,rs1                   |                  |                |                  |                                             |
|             | Swap Flags                             |        | FSFLAGS                       | rd,rs1                   |                  |                |                  |                                             |
| Swap Ro     | unding Mode Imm                        | I      | FSRMI                         | rd,imm                   |                  |                |                  |                                             |
|             | Swap Flags Imm                         | I      | FSFLAGSI                      | rd,imm                   |                  |                |                  |                                             |
|             |                                        |        | •                             |                          |                  |                |                  |                                             |

RISC-V calling convention and five optional extensions: 10 multiply-divide instructions (RV32M); 11 optional atomic instructions (RV32A); and 25 floating-point instructions each for single-, double-, and quadruple-precision (RV32F, RV32D, RV32Q). The latter add registers f0-f31, whose width matches the widest precision, and a floating-point control and status register fcsr. Each larger address adds some instructions: 4 for RVM, 11 for RVA, and 6 each for RVF/D/Q. Using regex notation,  $\{\}$  means set, so  $L\{D|Q\}$  is both LD and LQ. See risc.org. (8/21/15 revision)